Tin mới

Thông tin chi tiết về con chip Tensor G5 và Tensor G6 cho thấy một bước thay đổi lớn của Google

Kể từ khi ra mắt, chipset Google Tensor đều dựa trên chip Exynos và được Samsung sản xuất. Điều đó ​​sẽ thay đổi với Tensor G5 vào năm sau vì Google dự kiến ​​sẽ chuyển sang nút xử lý của TSMC. Android Authority đã chia sẻ một báo cáo chi tiết đến trực tiếp từ bộ phận gChips của Google, trong đó nêu chi tiết của chipset Tensor G5 và G6.

google_tensor_001.jpg (53 KB)

Kể từ khi Google chuyển sang chip Tensor tùy chỉnh trong dòng Pixel, nhiều người dùng đã phàn nàn về thời lượng pin và nhiệt độ kém mà chúng cung cấp. Điều này phần lớn là do quyết định của Google giao cho Samsung, cụ thể hơn là bộ phận S.LSI, xử lý nhiều phần của quy trình tạo chip, bao gồm cả sản xuất. Tóm lại, các nút quy trình gần đây của Samsung thường kém hơn so với đối thủ TSMC.

May mắn thay, Google sẽ sớm khắc phục điều đó bằng cách ngừng hợp tác với Samsung và tự thiết kế chip sắp ra mắt của mình. Vì lý do đó, Google cuối cùng cũng sẽ chuyển sang TSMC. Tuy nhiên, có một điều vẫn chưa rõ ràng về điều đó là quy trình chính xác nào sẽ được sử dụng. Hôm nay, chúng ta có thể trả lời câu hỏi đó, không chỉ đối với Tensor G5 của Pixel 10 mà còn đối với Tensor G6 của thiết bị thế hệ tiếp theo.

google_tensor_002.jpg (53 KB)

Tensor G5 (tên mã là "laguna") sẽ cung cấp năng lượng cho dòng Pixel 10 sắp ra mắt và sẽ được sản xuất trên quy trình N3E loại 3nm của TSMC. Đó là cùng một nút được sử dụng cho chip A18 Pro của Apple bên trong dòng iPhone 16 Pro và có thể nói là nút quy trình hàng đầu hiện nay.

Tensor G5 sẽ có cụm CPU được cập nhật bao gồm 1 lõi chính Arm Cortex-X4, 5 lõi hiệu suất Cortex-A725 và 2 lõi hiệu năng Arm Cortex-A520. Ngoài ra, GPU cũng sẽ được nâng cấp lên Imagination Technologies (IMG) DXT-48-1536 lõi kép có xung nhịp 1,1 GHz.

Bộ phận GPU mới bên trong Tensor G5 sẽ hỗ trợ dò tia, đây là lần đầu tiên cho chipset Tensor và sẽ cung cấp GPU Virtualization để tăng tốc đồ họa trong máy ảo. Google cũng dự kiến ​​sẽ cải thiện 14% các tác vụ AI nhờ NPU mới.

Tensor G6 (tên mã là "malibu") dự kiến ​​sẽ được sản xuất trên nút N3P sắp tới của TSMC, cùng nút được đồn đoán là sẽ được sử dụng cho chip A19 của Apple. Mặc dù vẫn là quy trình 3nm, nhưng nó sẽ mang lại hiệu suất, hiệu quả năng lượng và kích thước tăng đáng kể. Dựa trên một tài liệu bị rò rỉ, N3P sẽ cung cấp bước nhảy vọt 5% về tần số so với N3E trong khi cũng có khả năng tiêu thụ ít hơn 7% năng lượng và chiếm ít hơn 4% diện tích bề mặt.

google_tensor_003.jpg (44 KB)

Theo biểu đồ so sánh trên: PPA là viết tắt của "Power, Performance, Area", ba thành phần chính của bất kỳ nút quy trình nào. Con số "Freq (@iso-lkg)" với mức cải thiện 5%, cho thấy tần số có thể tăng lên bao nhiêu (gần như chuyển trực tiếp thành hiệu suất) mà không ảnh hưởng đến các đặc điểm khác của chip. Con số thứ hai là "Power (@iso-freq)" cho thấy mức sử dụng điện năng có thể giảm bao nhiêu nếu tần số giữ nguyên, trong trường hợp này là 7%. Điều quan trọng cần biết là hai giá trị này không phải là phép cộng, mà là tần số được cải thiện hoặc mức sử dụng điện năng. Giá trị cuối cùng "Area" cho thấy một con chip hoàn thiện có thể nhỏ hơn bao nhiêu, trong trường hợp này là 4%.

Tóm lại, Tensor G6 cũng sẽ bao gồm những cải tiến đáng kể ở quy trình sản xuất, ngay cả khi nó không phải là 2nm như tin đồn trước đây. Việc sử dụng cả hai nút quy trình này cho thấy Google đang thực sự nghiêm túc về chip Tensor sắp ra mắt của mình. Các thế hệ trước luôn tụt hậu về mặt công nghệ và việc sử dụng nút quy trình hiện đại chắc chắn là một bước tiến tốt để giúp chúng cạnh tranh hơn.


 

Tùng Dương